Mentor Graphics et Altera annoncent le flot Catapult C Synthesis/Accelerated Libraries pour implémentation de matériel DSP dans des FPGA

Pour de plus amples informations, merci de prendre contact avec :

Nate James
Mentor Graphics
503.685.0449
nathan_james@mentor.com

Sonia Harrison
Mentor Graphics
503.685.1165
sonia_harrison@mentor.com




WILSONVILLE, Oregon, le 11 octobre 2007 – Mentor Graphics Corporation (Nasdaq : MENT) et Altera (Nasdaq : ALTR) annoncent un flot de conception qui permet aux utilisateurs d'implémenter des algorithmes DSP complexes dans des circuits programmables (FPGA) hautes performances directement à partir du standard de l'industrie ANSI C++. Ce flot (basé sur la solution Accelerated Libraries d'Altera développée pour l'outil Catapult® C Synthesis de Mentor Graphics) améliore de 50 à 80 % les performances Fmax du traitement DSP, facilite la création de matériel DSP dédié et entraîne une réduction du coût par rapport aux processus discrets de traitement des signaux numériques (chers et gourmands en puissance) destinés aux applications hautes performances.


L'augmentation massive de la puissance de traitement nécessaire à la nouvelle génération d'applications (communications sans fil, traitement d'images, vidéo haute définition, etc.) a créé de nouveaux besoins en matière de performances de traitement des signaux. La solution Accelerated Libraries d'Altera développée pour l'outil Catapult C Synthesis est au cœur de ce flot de conception unique. Elle permet à Catapult C Synthesis de réaliser des optimisations de type ASIC et une programmation complexe des blocs IP de macro DSP uniques présents dans les technologies FPGA les plus sophistiquées d'Altera. Les concepteurs obtiennent ainsi des designs 50 à 80 % plus rapides par rapport à ceux créés avec les précédents outils de synthèse de haut niveau. Ces performances surpassent même les outils de synthèse RTL, fait exceptionnel si l'on prend en considération le niveau d'abstraction bien plus élevé du code source ANSI C++ par rapport au langage RTL.


La solution de conception DSP Catapult C/Altera est un flot C-RTL qui ressemble beaucoup au flot traditionnel de programmation logicielle DSP. Dans ces deux flots, les concepteurs développent un modèle en virgule flottante d'un algorithme, puis le convertissent en un modèle en virgule fixe, généralement en C++. A ce stade du flot traditionnel, les développeurs logiciels compilent le code C pour un outil DSP prêt à l'emploi. Avec le flot Catapult C/Altera, un concepteur utilise l'outil Catapult C Synthesis avec Accelerated Libraries d'Altera pour créer automatiquement une implémentation matérielle DSP destinée à un FPGA Altera. Le concepteur de matériel n'a ainsi plus besoin d'écrire manuellement le code RTL (processus source d'erreurs) ni de réécrire de nombreuses fois le code RTL pour obtenir une architecture fournissant des performances raisonnables. La solution Catapult C/Altera automatise le processus de création de code RTL, ce qui se traduit par des performances matérielles alliées à la flexibilité d'un flot de programmation logicielle DSP.


“Après avoir été déployé pour la conception d'ASIC complexes, l'outil Catapult C Synthesis offre désormais de nombreux avantages en termes de productivité pour les concepteurs de FPGA”, déclare Simon Bloch, directeur général de la division Design Creation and Synthesis de Mentor Graphics. “Ce partenariat avec Altera nous a permis d'acquérir une connaissance supérieure de l'industrie des FPGA et d'offrir à nos clients un nouveau choix d'implémentation efficace de fonctionnalités DSP hautes performances dans leurs designs de nouvelle génération.”


“L'ajout de notre solution Accelerated Libraries à l'outil Catapult C Synthesis constitue une étape importante dans notre collaboration avec Mentor Graphics et confère à nos clients des gains de productivité et de nouvelles fonctionnalités pour leurs designs”, conclut Udi Landen, vice-président de la division Software and IP Engineering d'Altera. “Grâce aux gains de performances associés à notre nouveau flot, les FPGA pourront être adoptés dans un nombre croissant d'applications DSP hautes performances.”

Altera rejoint le programme Catapult Silicon Vendor Partners
Altera vient également de rejoindre le programme Catapult Silicon Vendor Partners (SVP), qui permet aux fabricants de circuits ASIC, FPGA et de semi-conducteurs de fournir des bibliothèques Catapult C Synthesis certifiées à leurs clients. Dans le cadre de ce programme, Mentor Graphics et Altera ont effectué une vaste série de tests en vue de garantir la qualité et la fiabilité des bibliothèques Catapult avec les technologies IP et FPGA d'Altera. Ces tests ont fait apparaître une efficacité accrue et une réduction des risques associés à l'utilisation de l'outil Catapult C Synthesis pour l'implémentation de matériel dans la technologie FPGA d'Altera.

A propos de Mentor Graphics
Mentor Graphics Corporation (Nasdaq : MENT) est l'un des principaux fournisseurs mondiaux de solutions de conception électronique, pour le matériel et le logiciel, offrant des produits, des services de conseil et une assistance technique reconnue aux sociétés internationales les plus performantes du monde dans le domaine de l'électronique et des semi-conducteurs. Fondée en 1981, la société a réalisé un chiffre d'affaires de 800 millions de dollars américains au cours des 12 derniers mois et emploie environ 4.250 personnes dans le monde. Le siège social mondial est situé 8005 S.W. Boeckman Road, Wilsonville, Oregon 97070-7777. Site Web : http://www.mentor.com/.

Mentor Graphics et Catapult sont des marques déposées de Mentor Graphics Corporation. Tous les autres noms de sociétés ou de produits sont les marques déposées ou les marques commerciales de leurs propriétaires respectifs.